Designing with Silvaco’s Octal SPI Memory Controller with Advanced Memory Support for IoT Systems

2021/9/10 2:00 am – 2:30 am (JSD)本ウェビナーでは、モバイルやIoTアプリケーションをターゲットとする「SPI」(Serial Peripheral Interface)信号を使用するメモリ・デバイスに焦点を当てます。 

Achieving Extreme Low Power IoT Designs with Silvaco’s 55LPx Foundation IP Solution

本ウェビナーでは、シルバコのLow Power Foundation IPの概要と、低消費電力設計に役立つ手法やテクニックをご紹介します。

Development & Delivery of Complete IO & ESD Library in 5 Weeks

本ウェビナーでは、高品質なIO/ESDライブラリを5週間以内に開発する方法についてご紹介します。

Accelerating Wireless IOT SoC Implementation with Silvaco AMBA® Subsystem IP

本ウェビナーでは、シルバコのAMBAサブシステムをRafael Microelectronicsがどのように最新のIOT設計に導入したかについてご紹介します。

How to Design Ultra-low Power Embedded Memories with Silvaco Memory Compilers

このウェビナーでは、スタンダード・セルとIOを含むFoundation IPスイートの一つとして、以下、シルバコのエンベデッド・メモリ製品をご紹介します。

Reducing the Layout Development Cycle Time for Standard Cells

January 14, 2021 | 10:00 am – 10:20 am (PST) In this webinar, Sharmistha Sinha and Anand Mishra share their analysis and experience with Cello done at ST on multiple technologies.

シルバコ、Dolphin Design SASのメモリコンパイラ技術を取得

米国カリフォルニア州サンタクララ発 – 2020年11月12日 –EDAソフトウェアおよび設計IPのリーディング・サプライヤであるSilvaco, Inc.(以下シルバコ)は本日、Dolphin Design SAS(以下Dolphin Design)のメモリ・コンパイラ技術とスタンダードセル・ライブラリの買収を完了したことを発表しました。Dolphin Designは、25年以上にわたり、超低消費電力・高密度メモリ・コンパイラをSoCデザイン・コミュニティに提供してきました。今回の買収により、シルバコの設計IPポートフォリオが拡張され、IoT、AI / ML、5G、および高性能コンピューティング・アプリケーション向けのSoCにおける超低電力で高密度の組み込みメモリに対するニーズの高まりに対応します。

次世代のSoCに適したDDRメモリサブシステムを選択!

このウェビナーでは、独自の技術を持つSamsung Foundry PHY IP、 OPENEDGESのマルチ・プロトコル・コントローラ、シルバコのサブシステムIPをご紹介します。参加者は、新しいSoC設計でDDRメモリ・サブシステムのプラグ・アンド・プレイ・ソリューションを実現する方法を学ぶことができます。

高速インタフェース・デザインの成功事例

本ウェビナーでは、最新SoCにおける高速インタフェース・デザイン開発に関連する課題およびソリューションについて説明します。

How to Secure an AMBA AHB Subsystem for the ARM Cortex M3 Processor

本ウェビナーでは、AMBAベースのハードウェアおよびソフトウェア・システム・デザインの安全性を確保する方法を考察します。