표준 셀 라이브러리 IP
실바코는 ASIC과 SoC를 제작하기 위한 표준 셀 라이브러리 IP의 전체 포트폴리오를 제공합니다. 실바코의 라이브러리 팀은 업계에서 탁월한 기술 지원을 인정받고 있습니다. 또한 고객이 필요로 하는 맞춤형 셀을 제공한다고 자부하고 있습니다.
실바코의 표준 라이브러리는 풍부한 기본 표준 셀, 다중 Vt 및 트랙 높이 외에도 수천 개의 셀 변형을 제공하여 초저전력에서 고속까지 응용이 가능합니다. 실바코는 라이브러리의 각 셀 제품군의 크기를 세심하게 조정하여, 트랜지스터 크기, P/N 비율, 구동 강도 세분화를 최적화하여 전력 소비 및 성능 향상을 추구합니다.
다중 비트 및 다중 높이 표준 셀은 핀 수를 줄이고 표준 셀 내에 더 많은 기능을 포함하여 라우팅 밀도를 더욱 개선합니다. 예를 들어, 실바코 엔지니어들이 28nm 설계 규칙을 자세히 검토하고 탐구한 결과, 해당 노드에서 가능한 최대치인 평방 밀리미터 당 400만 게이트의 게이트 밀도를 갖는 초고밀도, 저전력 라이브러리를 만들어 냈습니다.
표준 셀 라이브러리는 실바코의 라이브러리 생성 및 최적화 툴, Cello를 활용하여 고객의 프로세스에 최적화되어 있습니다.
지원 기술:
- FinFET
- 벌크 CMOS
- DRAM 공정
- BCD
라이브러리 옵션:
- 전원 관리 키트 (PMK)
- FEOL(Front-End-Of-Line) 계층이 고정된 엔지니어링 변경 순서 (ECO) 라이브러리
전문 라이브러리 지원:
- Rad hard (내보내기 제어 대상)
- 고전압 (두꺼운 산화물)
높은 라우팅 밀도 특징:
- 멀티비트 플롭
- 다중 높이 셀
다양한 트랙 높이 선택 가능:
- 6, 7, 7.5, 8, 9, 10, 10.5, 11, 12
ALU 및 곱셈기를 위한 빌딩 블록이 있는 복잡한 기능의 셀
라이브러리 특징 | 라이브러리 장점 |
---|---|
천 개 이상의 셀 사용가능 | 합성 선택사항 풍부 |
전원 관리 키트 (PMK) | 전력 성능 향상 |
엔지니어링 변경 순서(ECO) 셀 | 리스핀(re-spin) 및 마스크 비용 절감 |
멀티비트 플롭 | 효율적인 면적 활용 및 전력 절감 |
성능 향상, 전력 소비, 면적 개선 | |
세밀한 구동력 | 최상의 전력, 성능, 면적을 위한 최적의 드라이브 선택 |
실바코의 표준 셀 라이브러리 기반 IP에 대한 추가 정보는 Sales@silvaco.com 으로 문의하여 주십시오.