SmartSpice 분석 엔진을 이용한 디자인 플로우 애플리케이션
회로 시뮬레이션은 보드, IC 및 패키지의 설계에 중요한 역할을 담당하고 있습니다. 처리 규모와 효율을 극대화하려면 SmartSpice 엔진에 의존하는 각각의 디자인 툴 플로우에 대한 이해가 필요합니다. 이번 시간에 상이한 플로우 요소, 도움이 되는 요인, 그리고 성능을 최적화하는 방법에 대해 깊이 있게 논의합니다.
SmartSpice에 의존하는 CAD 플로우의 성능을 최적화하여, 맞춤형 디자인 플로우를 구성할 수 있습니다.
다음 사항을 살펴봅니다.
- SmartSpice 엔진 특성
- SmartSpice 엔진에 대한 적용
- 플로우 구성 요소
- 권장 사항
- 성능 최적화
- FastSPICE 시뮬레이션을 사용해야 하는 경우
- SmartSpice를 사용하여 맞춤형 툴 플로우를 구성
발표
Graham Bell은 실바코의 마케팅 담당 이사로서, 아날로그와 믹스드 시그널 회로 시뮬레이션 소프트웨어를 개발에 경험이 있습니다. MicroSim 에서 PSPICE 개발을 담당한 바 있으며, 비선형 RF 시뮬레이션 제품 회사를 창업하기도 하였습니다. 캐나다 오타와에 있는 칼레튼 대학에서 컴퓨터 공학 학사 학위를 받았습니다.
일시: 2019년 6월 19일
장소: 온라인
시각: 2:00am-2:30am (한국 시각)
언어: 영어
참석 대상
회로 시뮬레이션을 처음 접하는 CAD 엔지니어, 엔지니어 및 학생.