ROMコンパイラ
コンパイラの概要
シルバコは、コンパイルされたメモリの設計において25年にわたる経験を有しています。その技術はシリコン・プルーブンで、何千ものデザイン、何百万ものウェハーで実績があります。
- SRAM(シングルおよびデュアル・ポート)、レジスタ・ファイル(1ポートおよび2ポート)、ROM向けコンパイラ
- 12のファウンドリおよびIDMにて導入
- 22nmまでのプロセスで使用可能
ROMコンパイラの特徴
- 独自のビットセル・アーキテクチャとパワー・アーキテクチャにより、高密度と低消費電力のベスト・コンビネーションを実現
- コンパクトなVIAアーキテクチャ
- 超高密度セル
- 高速なリード・タイム
- 寄生容量の低減
- ダイナミック消費電力の削減
- 180nm、152nm、130nm、110nm、90nm、85nm、65nm、55nm、40nm、28nm、22nmの各テクノロジで利用可能
- 対象となるCMOSプロセスのバリエーションには、ファンドリが提供する高電圧、BCD、およびeFlashのCMOSプロセスのG、LP、SOI、およびSRAMが含まれます
- 他のノードやプロセスへのポーティングが容易
ROMのアーキテクチャと利点
- Via-1 プログラマブル ROM、単一プログラミング層による高密度実装とチップ・コストの低減
- 電池寿命の延長
- 代替品と比較して動作電力の大幅な削減
- メモリ・アレイのリーク電流がゼロ
- メモリ周辺でのリーク電流が最小
- 容易な統合
- 8~128の豊富なマルチプレクサオプションから選択可能
- アドレス範囲の自由度が高い
- グローバルおよびローカルばらつきの許容誤差とミスマッチを検証した高歩留まりな設計