TFT 및 FPD의 신속한 설계
이번 시간에 실바코의 EDA 툴 포트폴리오에 의한 TFT 및 FPD 설계 기법을 소개합니다. 최근 디스플레이 기술이 발전하면서, 디스플레이 설계의 회로는 기능과 규모에서 크게 향상되었습니다. 대규모 회로의 설계와 시뮬레이션은 기존 SPICE 시뮬레이터에게 어려운 과제였습니다. 이러한 경우, SPICE와 유사한 고속 시뮬레이터가 훨씬 적합합니다. 이번 강좌에서 대형 회로 분야에서 해당 시뮬레이터를 선호하는 이유에 대해 논의하고, 실바코의 SmartSpicePro – 이벤트 기반 다중 속도 시뮬레이터를 사용하여 TFT 기반 디스플레이 패널을 시뮬레이션하는 방법을 소개합니다. 다음으로, FPD 레이아웃의 설계 생산성을 높이기 위해 실바코의 레이아웃 에디터, Expert의 새로운 기능을 설명합니다. 마지막으로 대규모 TFT에 대한 초기 전압 강하 분석 기법에 대해 알아봅니다. InVar Prime은 초기 TFT 레이아웃 분석에 용이한 솔루션을 제공합니다.
다음 사항을 살펴봅니다.
- Expert 레이아웃 에디터의 새로운 FPD 관련 기능 소개 및 데모
- 향상된 등저항 라우터
- 3D RC 추출 인터페이스
- OpenAccess와의 호환성 향상
- 회로 시뮬레이션 관점에서 살펴본 TFT 기반 디스플레이 패널의 주요 특징
- 이벤트 기반 다중 속도 회로 시뮬레이션 방법론의 주요 측면
- 시뮬레이션 성능 및 정확성의 절충
- TFT 기반 디스플레이 패널 시뮬레이션의 난제
- TFT 기반 디스플레이 패널의 시뮬레이션 사례
- 과도 시뮬레이션
- SmartSpice와 결과 정확도를 비교
- 시뮬레이션 성능 및 정확도 제어
- TFT 기반 디스플레이 패널에 대한 레이아웃 설계의 주요 전력 무결성 문제
- TFT 디스플레이의 과도 특성 및 신뢰성 분석 요구 사항
- 레이아웃 전용 데이터에 의해 분석 성능 및 정확도를 절충
- TFT 기반 디스플레이 패널 전압 강하 분석의 어려움
- TFT 기반 디스플레이 패널 전압 강하 분석의 예제
- 과도 시뮬레이션 성능 및 정확도 제어
발표
Gediminas Paulavicius 박사는 실바코의 시뮬레이션 부서의 선임 R&D 엔지니어로서, 2014년에 입사한 이후 SmartSpicePro – 실바코의 대용량, 이벤트 드리븐, 멀티 레이트 SPICE 시뮬레이터 개발을 책임지고 있습니다. Cadence, Synopsys에서 회로 시뮬레이션, 셀 특성화 및 최적화 부문을 담당하였습니다. 빌뉴스 대학교 및 웨인 주립 대학교에서 전기공학 석사를, 웨인 주립 대학교에서 전기공학 박사 학위를 취득하였습니다.
Andrei Karabelnikau는 실바코의 아날로그 커스텀 디자인 부문의 수석 제품 관리자입니다. 실바코에서 9년간 근무하면서 다양한 IC CAD 툴을 개발하고 관리하였습니다.
Andrei는 벨라루스 주립 대학교에서 수학 석사 학위를 받았습니다.
Alex Samoylov는 스탠더드 셀 및 트랜지스터 레벨 설계에 대한 전력, 타이밍 및 신뢰성 분석 등 물리적 구현 분야에서 20년 이상 종사하였습니다. 실바코에 입사하기 전에, Invarian을 공동으로 설립하였으며, EDA 분야에서 수많은 툴의 개발 프로젝트를 이끌었습니다. 소련 모스크바의 국립 전자 기술 연구 대학에서 컴퓨터 과학 석사 학위를 받았습니다.
일시: 2016년 5월 17일
장소: 온라인
시각: 2:00am-2:30am (한국 시각)
언어: 영어
참석 대상
TFT, FPD 및 대형 디스플레이 패널을 설계하거나 전력 무결성 분석을 개선하려는 학계, 엔지니어 및 관리자