• Webinars

실바코의 메모리 컴파일러에 의한 초저전력 임베디드 메모리 설계

SRam

Memory Layout

실바코의 임베디드 메모리는 초저전력 고밀도 애플리케이션에 이상적으로, 지난 25년간 생산되었습니다. 12개 이상의 파운드리 및 IDM을 지원하는 SRAM, 레지스터 파일 및 ROM은 여러 세대의 노드 및 다른 공정으로 이용할 수 있어, 수천 개의 디자인과 수백만 장의 웨이퍼 제조에 기여하였습니다.

이번 시간에 스탠더드 셀 및 IO를 포함하는 Foundation IP 제품군의 일부로서 실바코의 Embedded Memory제품을 소개합니다.

다음 사항을 살펴봅니다.

  • SRAM, 레지스터 파일, ROM에 필요한 실바코의 메모리 기술
  • 고밀도, 저전력을 실현하는 독자적인 아키텍처에 대한 개요
  • 다양한 애플리케이션에 대한 실바코 임베디드 메모리의 적용

발표

Eitan Zmora

Eitan Zmora
실바코, 메모리 아키텍트

Eitan Zmora는 실바코의 메모리 설계자이며, 앞서 Dolphin Design에서 근무한 바 있습니다. 싱글 포트 SRAM, 1 포트 레지스터 파일, 듀얼 포트 SRAM, 2 포트 레지스터 파일 등의 다양한 임베디드 메모리 아키텍처를 설계하였습니다. 칩 설계 엔지니어 겸 기술 매니저로서, VLSI 회로 설계와 파운데이션 IP 개발 분야에서 25년 이상 일하였습니다.

참석 대상

IC 아키텍트, 관리자 및 회로 설계자.

일시: 2021년 2월 24일
장소: 온라인
시각: 3:00am-3:30am (한국 시각)
언어: 영어

등록