엔트리 Ingrid Schwarz

5nm Success – Silicon Creations CEO Video Interview at DAC 2019

In the following video, I interview Silvaco customer Randy Caplan of Silicon Creations from the show floor at DAC 2019, in Las Vegas, about the latest trends and challenges for nanometer IC design success. He talks about using a suite of Silvaco design tools down to the latest 5 nm silicon process nodes. A full ranscript of the conversation is below, as well.

SmartSpice 분석 엔진을 이용한 디자인 플로우 애플리케이션

2019년 6월 19일 | 2:00am-2:30am (한국 시각)
회로 시뮬레이션은 보드, IC 및 패키지의 설계에 중요한 역할을 담당하고 있습니다. 처리 규모와 효율을 극대화하려면 SmartSpice 엔진에 의존하는 각각의 디자인 툴 플로우에 대한 이해가 필요합니다. 이번 시간에 상이한 플로우 요소, 도움이 되는 요인, 그리고 성능을 최적화하는 방법에 대해 깊이 있게 논의합니다.

Launching Samsung Foundry IP as Silvaco IP – What you Need to Know

On Monday, May 13, Silvaco announced that the semiconductor design IP of Samsung Foundry is now marketed, licensed and supported through Silvaco. The addition of Samsung production-proven design IP complements Silvaco’s existing SIPware IP products and solutions—embedded processors, wired interfaces, bus fabrics, peripheral controllers, cores for automotive, consumer and IoT/sensor applications. The initial offering of hard design IP is for the 14nm process node and is expected to extend to advanced technology nodes at 11nm, 10nm and 8nm, as well as mature planar technologies such as 28nm.

Inventing the Future of MicroLED: Silvaco TCAD

Silvaco did Executive Video Interviews at our booth in the middle of the show floor at Display Week 2019 in San Jose. We interviewed industry experts on what they expected for the Display industry in 2019 and what technical challenges that needed to be met.

산화 반도체 TFT의 소자 시뮬레이션: 소자 모델링 및 발열 효과

2018년 5월 23일 | 3:00am-3:30am (한국 시각)
OS TFT 소자 시뮬레이션에 실바코 툴을 사용하는 방법을 소개합니다. 이동도 모델과 DOS (subgap state의 밀도) 분포에 OS의 캐리어-전자 수송과 전자 상태를 반영합니다. 모델 파라미터의 결정 방법을 논의하고, 폭넓은 온도 범위에서 측정한 OS TFT의 전기적 특성을, 파라미터를 이용하여 소자 시뮬레이션으로 재현합니다. 또한, 발열 효과를 고려한 채널 길이 의존에 대해 알아봅니다.