Analog Custom IC Design Solution

Full-featured Circuit Design, Layout and Simulation​

Production Proven at Mature and Advanced Nodes​

Leading Parasitic Reduction Tool​

Advanced Variation Analysis​

Fast, Accurate Substrate Noise Extraction & Modeling

Analog Custom IC Design Solution

Full-featured Circuit Design, Layout and Simulation​

Production Proven at Mature and Advanced Nodes​

Leading Parasitic Reduction Tool​

Advanced Variation Analysis​

Fast, Accurate Substrate Noise Extraction & Modeling

アナログIC-CAD設計フル・フロー

シルバコは、回路図作成、回路シミュレーション、レイアウト設計、物理検証、寄生抽出および寄生リダクション、そして統計的ばらつきや歩留まり解析を含むポスト・レイアウト解析をはじめとする完全なIC-CAD設計フローを提供します。

1

Gateway Schematic Capture

2

Expert Layout Editor

3

SmartDRC/LVS Physical Verification

4

Hipex Parasitic Extraction

5

SmartSpice Circuit Simulator

6

SmartView Waveform Analyzer

7

Jivaro Pro Parasitic Reduction for Fast, Accurate Simulation

8

Parasitic Analyzer and Debugger

9

VarMan Statistical Variation and Yield Analysis

10

Utmost IV Device Characterization and SPICE Modeling

スケマティック・エディタ

Gatewayは、直感的な編集機能、大規模、複雑な多階層またはフラットなデザインに対応する作業効率の高い回路図設計環境です。既存のネットリストからシンボルを自動生成する機能、業界標準の各種ネットリストおよびインタフェース・フォーマットをサポートしています。Gatewayは、シルバコのTCAD、およびアナログ・カスタム設計ツールと 緊密に統合されています。

レイアウト・エディタ

Expertは、アナログ、ミックスドシグナル、RF、およびデジタル回路において、幅広いシリコン・テクノロジにわたった大規模レイアウトが編集可能な、柔軟性を備えた階層型ICレイアウト・エディタです。Expertは、シルバコのカスタムIC設計スイートの重要な鍵として、Gatewayの回路図設計、および SmartDRC/LVS 物理検証環境とシームレスに統合されています。また、Calibre® RealTimeとのリンクにより、サインオフ品質のDRCをインタラクティブおよびオンデマンドで提供します。Expertの直感的なインタフェース、容易な設定作業、インタラクティブなルール・チェックにより、正確なレイアウトの迅速な作成を可能とし、素早いテープアウトを実現できます。

DRC/LVS物理検証

SmartDRC/LVS は、DRC (デザイン・ルール・チェック)、LVS (レイアウト対スケマティック) 比較、およびレイアウト・ネットリスト抽出を含む、アナログ、デジタル、およびミックスドシグナルICの物理検証を実行します。独自のアーキテクチャにより、マルチCPUによる高い性能とキャパシティ、複雑な形状の正確な処理、高速なインタラクティブ検証と直感的なデバッグによる優れた生産性を実現しています。

フルチップ寄生素子抽出

Hipexは、アナログ、ミックスドシグナル、メモリIC、SoCデザインの階層レイアウトから寄生容量と寄生抵抗の抽出を高精度かつ高速に実現するソリューションを提供します。Hipexは、シルバコの物理ICデザイン・フローを構成するツールの1つであり、Expertレイアウト・エディタと緊密に連携することで、DRC/LVS検証のみならず、寄生RC抽出の実行も可能とします。また、高速パターン・マッチングおよびフィールド・ソルバ・モードの両方に対応します。

回路シミュレーション

SmartSpiceは、アクティブ・デバイス・モデル一式、Verilog-Aコンパクト・モデル、スケマティック、レイアウト、およびTCAD解析ツールとの緊密な統合を提供する高パフォーマンスのパラレルSPICEシミュレータです。Smartspiceは、複雑で精密なアナログ/ミックスドシグナル回路、メモリ、およびカスタム・デジタル・デザインのシミュレーションを含む用途に使用でき、先進半導体プロセスのセル・ライブラリのキャラクタライズにも適した、実証済みの包括的なソリューションです。

寄生リダクションおよび解析

Jivaro Proは、ネットリスト・リダクション・プラットフォームです。シミュレーション時間を短縮し、精度を高めるだけでなく、実行時のメモリ使用量も減らします。Visoは、 ネットリストの寄生を解析することで遅延、抵抗値および容量値を探査し、ポスト・レイアウト・デザインの問題を迅速にデバッグすることができます。 Belledonne、およびBrennerは、寄生抽出フローを検討するために、抽出ネットリストの比較を行うことができます。

ばらつき解析

VarManは包括的な解析ツール・スイートで、設計者は統計的ばらつきを正確に把握し、実装の適切な決定を事前に行うことができます。VarManは、マシンラーニング・テクノロジを採用し、アナログ、RF、スタンダード・セル、IO、およびメモリ設計に向けた効率的で信頼性の高いソリューションを提供する新世代のツールです。

SPICEモデル生成

シルバコのUtmost IVは、アドバンスドCMOSや化合物半導体デバイスの特性解析に伴うさまざまな難しい課題に対応し、これらのモデリングを行うことができる、業界をリードするソリューションです。Utmost IVは、半導体デバイスの特性解析、高精度・高品質のSPICEモデル、マクロ・モデル、およびVerilog-Aモデルの生成のための使いやすいデータベース・ドリブン環境を提供します。アナログ、ミックスドシグナル、RFの各用途に利用できます。

関連資料

アナログカスタム設計・解析

Gateway
Expert

モデルジェネレーション

Utmost IV

寄生素子の抽出

Hipex

アナログ・シミュレーション

SmartSpice


SmartSpice Signal Integrity 最新機能の紹介